STAGE - Cybersécurité : mise en œuvre d'un composant TPM depuis un FPGA F/H
Stage Éragny (Val d'Oise) Développement informatique
Description de l'offre
STAGE - Cybersécurité : mise en œuvre d'un composant TPM depuis un FPGA F/H
Company : Safran Electronics & Defense
Job field : Electronics & Automation
Location : Eragny-sur-oise , Ile de France , France
Contract type : Internship / Student
Contract duration : Full-time
Required degree : Master Degree
Required experience : First experience
# ERA-24-DT-DIE-160053-145831
Apply with one click Any questions ?
Job Description
Au sein du Pôle Métier FPGA intégré à l'entité Electronique, le candidat aura pour mission de prototyper une solution de mise en oeuvre d'un composant de sécurité TPM.
Accompagné-e par son tuteur métier, le-a stagiaire réalisera l'étude des interfaces fonctionnelles du composant, puis proposera et prototypera un module FPGA permettant de le mettre en œuvre et d'accéder aux fonctions de sécurité offertes.
Le-a stagiaire doit à la fois avoir de bonnes connaissances en développement FPGA et en simulation RTL.
Ce stage est idéal pour découvrir et gagner des connaissances en microélectronique et cybersécurité embarquée !
Complementary Description
Les missions principales :
·
Étudier les possibilités offertes par les composants TPM,
·
Découvrir le fonctionnement et la mise en oeuvre de vrais générateurs de nombres aléatoires.
·
Découvrir et intégrer des fonctions cryptographiques tel que le chiffrement de données et le stockage de données sensibles.
·
Étudier les interfaces fonctionnelles du composant (protocoles, fonctions accessibles),
·
Proposer une architecture de module FPGA permettant de faire appel à ces fonctions,
·
Proposer une stratégie de test en simulation de cette architecture,
·
Développer, puis tester en simulation et sur carte l'architecture proposée.
Job Requirements
Étudiant-e d'une université ou école d'ingénieur avec une spécialisation en conception FPGA, vous disposez :
·
d'une bonne connaissance des langages de description HDL (Verilog ou systemVerilog de préférence)
·
d'une bonne autonomie sur la conception FPGA et la mise en oeuvre des outils de placement routage associés
·
d'une bonne autonomie sur la simulation RTL
La connaissance des langages de script Python/Tcl, de l'outil Make, de l'outil de gestion de configuration Git, des méthodologies de vérification UVM sont un plus.
compétence transversales / savoir être :
·
aptitude à transmettre et partager l'information
·
organisé-e et rigoureux-se
·
autonome
·
bon relationnel, bonne communication
·
curieux-se et passionné-e par les sujets Cyber et FPGA.
LETTRE DE MOTIVATION OBLIGATOIRE
Locate your future workplace
21 avenue du Gros Chene95610
Eragny-sur-oise
Ile de France France
Safran is an Equal Opportunity Employer
All qualified applicants will receive consideration for employment without regard to race, color, sex, sexual orientation, gender identity, religion, national origin, disability, veteran status, or other legally protected status.